Low-complexity high-speed soft-hard decoding for turbo-product codes Y Krainyk, V Perov, M Musiyenko 2017 IEEE 37th International Conference on Electronics and Nanotechnology …, 2017 | 15 | 2017 |
Hardware-oriented turbo-product codes decoder architecture Y Krainyk, V Perov, M Musiyenko, Y Davydenko 2017 9th IEEE International Conference on Intelligent Data Acquisition and …, 2017 | 13 | 2017 |
Лабораторный практикум для изучения микроконтроллеров архитектуры ARM Cortex-M4 на базе отладочного модуля STM32F4 Discovery ВИ Бугаев, МП Мусиенко, ЯМ Крайнык Москва-Николаев: МФТИ-ЧГУ, 2013 | 9 | 2013 |
Reconfigurable decoder for irregular random low density parity check matrix based on FPGA M Musiyenko, Y Krainyk, O Denysov 2015 IEEE 35th International Conference on Electronics and Nanotechnology …, 2015 | 2 | 2015 |
Оптимальное распараллеливание задач диспетчеризации в распределенных энергоограниченных компьютерных системах на базе мсu/fрgа модулей МП Мусиенко, ВЮ Савинов, ЯМ Крайнык Вектор науки Тольяттинского государственного университета, 2014 | 2 | 2014 |
Повышение быстродействия позиционирования экструдера 3D-принтера с использованием MCU/FPGA МП Мусиенко, ВИ Бугаев, ЯМ Крайнык, А Денисов Технические науки–от теории к практике, 2013 | 2 | 2013 |
Internet-of-Things Device Set Configuration for Connection to Wireless Local Area Network Y Krainyk, A Razzhyvin, O Bondarenko, I Simakova Second International Workshop on Computer Modeling and Intelligent Systems …, 2019 | 1 | 2019 |
Message-level Decoding of Error Patterns for Turbo-Product Codes Y Krainyk, Y Davydenko, V Starchenko 2019 IEEE 39th International Conference on Electronics and Nanotechnology …, 2019 | 1 | 2019 |
Розробка low-cost мультимедійного навчального класу ЯМ Крайник, ВЮ Гайван, ОО Килимович Наукові праці. Комп'ютерні технології 287 (275), 2016 | 1 | 2016 |
Конвеєрна архітектура LDPC-декодування на базі ПЛІС з використанням модифікованого алгоритму мінімальної суми ЯМ Крайник, ОО Денисов Вісник Черкаського державного технологічного університету. Серія : Технічні …, 2015 | 1 | 2015 |
Паралельна реалізація алгоритму мінімальної суми для LDPC-декодеру МП Мусієнко, ЯМ Крайник Збірник наукових праць Військового інституту Київського національного …, 2014 | 1 | 2014 |
ПІДВИЩЕННЯ ТОЧНОСТІ ПОЗИЦІОНУВАННЯ ЕКСТРУДЕРУ 3D-ПРИНТЕРУ ПРИ ЗАБЕЗПЕЧЕННІ ПРОФІЛЮ ШВИДКОСТІ КРОКОВОГО ДВИГУНА ЯМ Крайник МІНІСТЕРСТВО ОСВІТИ І НАУКИ УКРАЇНИ Черкаський національний університет …, 2014 | 1 | 2014 |
Підвищення швидкодії LDPC-декодеру на основі організації подвійного буферу вхідного повідомлення МП Мусієнко, ЯМ Крайник, СВ Куценко Системи обробки інформації, 54-57, 2014 | 1 | 2014 |
Організація паралельних обчислень алгоритму мінімальної суми для LDPC-декодеру Я Крайник ВНТУ, 2014 | 1 | 2014 |
Підвищення ефективності використання пам’яті частково паралельного LDPC-декодера ЯМ Крайник Вісник Черкаського державного технологічного університету. Серія : Технічні …, 2014 | 1 | 2014 |
Побудова частково паралельного LDPC-декодеру з використанням особливостей двопортової блокової пам’яті ПЛІС ЯМ Крайник Наукові праці [Чорноморського державного університету імені Петра Могили …, 2014 | 1 | 2014 |
К вопросу построения геометрических примитивов в интерполяторе 3D-принтера с управлением на основе FPGA МП Мусиенко, ЯМ Крайнык, АО Денисов, ВИ Бугаев Universum: технические науки, 2014 | 1 | 2014 |
Підвищення швидкодії декодеру нерегулярних LDPC-кодів на основі організації паралельних черг запису/зчитування МП Мусієнко, ЯМ Крайник Вимірювальна та обчислювальна техніка в технологічних процесах, 111-114, 2014 | 1 | 2014 |
Створення систем управління GSM/GPS/MCU пристроями на базі USB ЯМ Крайник Технологический аудит и резервы производства, 13-15, 2013 | 1 | 2013 |
Розподіл функцій між керуючими пристроями навігаційно-комунікаційних гетерогенних мультипроцесорних систем високопотокової передачі даних МП Мусієнко, ЯМ Крайник Наукові праці [Чорноморського державного університету імені Петра Могили …, 2013 | 1 | 2013 |